Cadence Xcelium ML和Verisium平台,助力瑞萨生产力提高6倍!

2023-09-14 11:11:27 来源:Cadence
图片


图片

验证是 SoC 设计不可或缺的核心,而 SoC 功能的不断增加也导致其设计变得更加复杂。SoC 的状态空间以及验证空间随着门数的增加而呈指数级增长,因此对总验证吞吐量、查找和修复错误的需求也呈指数级增长。

瑞萨电子的验证团队就面临着这样的挑战。他们注意到,随着 SoC 的功能密度和 IP 模块数量不断增加,在有限的资源和预算范围内实现验证和覆盖目标是一项不小的挑战。此外,他们还发现,验证吞吐量成为巨大的瓶颈,而在瞬息万变的市场环境下,满足市场需求,符合严苛的流片时间表至关重要。

图片

随着 SoC 设计规模的扩大、复杂程度的增加,

验证吞吐量仍然是一个瓶颈


瑞萨电子(Renesas)是微控制器(MCU)、模拟、电源和系统级芯片(SoC)产品的全球领导者。瑞萨电子在超过 30 个国家/地区设有生产、设计和销售运营中心。该公司的 MCU、SoC 产品和技术在市场上有口皆碑,旨在为各类关键市场领域提供解决方案,如物联网、工业、基础设施和汽车

为了在竞争中保持领先地位,瑞萨电子需要一个有助于缩短整体设计周期、加速覆盖率收敛、提高生产力并节省资源的解决方案。瑞萨电子采用了 Cadence 基于 AI 的 Verisium Platform 和 Xcelium ML App 来应对这一挑战。

关键挑战

● 提高验证效率

● 快速调试

● 尽早发现错误

● 在多个引擎上对不同进程进行优化

● 加速上市时机

Cadence 解决方案

● VerisiumAI-Driven Verification Platform

● Xcelium ML App

Cadence 的解决方案提供了一个整体调试环境,使工程师能够调试从 IP 到 SoC 级的设计。该解决方案(Verisium 和 Xcelium ML App)可优化仿真回归并维持覆盖率,帮助瑞萨电子的验证团队加快了验证速度。其中的 SmartLog 技术以及波形、原理图和驱动跟踪等功能,有助于实现快速、全面、交互式的后处理调试流程。最终,瑞萨电子提高了覆盖率,优化了验证工作分配,可以更快完成对复杂 SoC 设计错误的根本原因分析。借助 Xcelium App 中的机器学习技术,瑞萨电子的验证团队能够生成精简的回归结果。还可以利用现有的随机化仿真平台去跑一些边界用例来帮助瑞萨电子及早发现错误。

5GKKnLCxib0ebhT5xBiaZRLLicgowBBXyvbvA/640?wx_fmt=gif" data-type="gif" data-w="200" data-index="4" src="https://www.eetop.cn/uploadfile/2023/0914/20230914111654363.jpg" _width="100%" data-order="0" alt="图片" data-fail="0" style="margin: 0px; padding: 0px; outline: 0px; max-width: 100%; box-sizing: border-box !important; overflow-wrap: break-word !important; vertical-align: middle; height: auto !important; width: 52.875px; visibility: visible !important;"/>

瑞萨电子提到,Verisium Debug 在提高调试效率方面发挥了核心作用,他们利用以下应用缩短了验证周期:

Verisium AutoTriage:

图片

可自动将因为存在相同错误而失败的测试分到同一组。使用该应用后,瑞萨电子减少了 70% 的错误分类工作量,效率提高了 3.3 倍。

Verisium SemanticDiff:

图片

通过识别故障原因帮助瑞萨电子减少了调试用时,并帮助他们显著提高了效率。

Verisium WaveMiner:

图片

帮助验证人员轻松比较和查找通过和失败案例中的关键点。其波形格式可完美满足现代验证需求,并将仿真调试性能提高了 2 倍。瑞萨电子可以明显的看到的调试时间减少了 89% - 97%,效率提高了 9 倍。

通过 Cadence 解决方案



● 仿真调试性能提高 2 倍

● 验证效率提高 6 倍

● 验证回归周期缩短 66%

图片
图片

Verisium AI 驱动的应用使瑞萨电子的整体调试效率提高了 6 倍,并缩短了整个验证周期。瑞萨电子取得了出色的结果,缩短了 66% 的完整随机验证回归周期。Xcelium ML App 帮助他们实现了 2.2 倍的回归用例的压缩和 100% 的覆盖率。此外,在使用机器学习进行不断的演化回归时,瑞萨电子将工作量减少了 3.6 倍,并再次实现了 100% 的覆盖率。

由于减少了机器学习回归运行次数(从 3774 次减少到 1168 次),瑞萨电子成功在预定时间内实现产品上市。除了节省资源、时间和加速覆盖率收敛外,Xcelium ML Apps 还为瑞萨电子节省了约 27 个工时。

使用 Cadence 基于 AI 的 Verisium 平台和 Xcelium ML App,瑞萨电子的验证效率大幅提高,回归运行次数显著减少。该解决方案帮助他们提高了覆盖率,并加快了对 SoC 设计错误的全方位根本原因分析。在 AI/ML 技术的助力下,瑞萨电子的验证效率提高了 6 倍。

更多信息,您可以扫码注册申请我们的 Xcelium 产品手册, 或访问 Cadence.com。




图片




您可扫描上方二维码

或点击文末“阅读原文”进行注册

图片

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站www.cadence.com。


© 2023 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。


  1. EETOP 官方微信

  2. 创芯大讲堂 在线教育

  3. 创芯老字号 半导体快讯

相关文章

全部评论

  • 最新资讯
  • 最热资讯
@2003-2024 EETOP