UltraSoC结合了ARM内核的互操作性普遍调试

2015-11-12 17:26:50 来源:未知
片上的监测和分析提供商,UltraSoC已经宣布的增强,以允许用户整合与它的消息为基础的架构遗留信号为基础的系统。CoreSight. ">这些新功能是特别有利的,说公司,为SoC设计人员与ARM及其相关的调试系统,的CoreSight处理器内核的范围内工作。

通过启用独立于供应商的技术控制和监视任何的片结构,处理器,第三方模块,定制逻辑或总线的行为,积极运作以非侵入和线速。CoreSight, for universal debug capabilities with faster, more reliable development and performance profiling, says the company. ">特点弥补了公司的基础设施和传统的基于信号的系统,如的CoreSight,用于通用调试能力,更快,更可靠的开发和性能分析说,该公司。

CoreSight) to be transferred to the UltraSoC infrastructure and integrated with corresponding information.">改进包括内硅的IP,这使得(对于内的CoreSight捕获数据例如ARM的跟踪总线(ATB))被转移到UltraSoC基础设施并结合相应信息的信号为基础的系统内捕获的数据的新的跟踪接收机模块。互补跟踪通信功能还支持,与消息,例如从其他供应商的IP或从自定义逻辑的信息,发送信息到基于信号的子系统。标准特征,例如运行控制,沿着交叉触发,有条件痕量触发和微量过滤,以及统计信息的自动化和逻辑。

CoreSight);">的能力可被用来取代传统的解决方案(无论是在内部还是的CoreSight);或可部署为完全兼容的“包装”延伸其中,与该系统的其他部分将它们集成起来。
  1. EETOP 官方微信

  2. 创芯大讲堂 在线教育

  3. 创芯老字号 半导体快讯

相关文章

全部评论

@2003-2024 EETOP