ARM与Synopsys宣布扩展双方合作关系

2012-08-31 21:59:08 来源:本站原创

ARM及新思科技( Synopsys )宣布签订一项多年期协定,进一步扩大新思科使用ARM矽智财(IP)的权利。双方将扩展合作关系,让SoC设计人员透过新思科技Galaxy实作平台及Discovery VIP达成以ARM架构为基础之SoC功耗及效能的最佳化,同时降低成本并加速上市时程。

新的协定乃以先前EDA工具及ARM Cortex -A15 处理器授权协定为基础,允许新思科技取得一系列Cortex处理器的使用权利,包括执行ARM big.LITTLE处理的技术、ARM Artisan实体IP、用于Cortex处理器实作的POP技术,以及CoreLink互联(interconnect)和AMBA 4 ACE系统IP。

藉由双方的扩大合作将最新的ARM技术纳入合作范畴中,新思科技得以为ARM处理子系统的实作和验证开发并提供最适工具和方法论,而ARM也能借此强化其IP。双方的合作旨在满足设计人员对SoC节能高效的极致需求。例如,ARM big.LITTLE处理作业将Cortex-A15 MPCore和Cortex-A7 MPCore处理器ARM CoreLink CCI-400高速缓存一致性互联(cache coherent interconnect)相接合,以便针对每项任务让软体无接缝移转至最适处理器中。就一般工作量而言,这样的模式可节省70%的处理器耗能。

透过ARM和新思科技的专业合作,优化的实作流程将利用新思科技的Galaxy工具和方法论以及ARM Artisan实体IP和POP解决方案,协助设计人员加速开发以Cortex-A9、Cortex-A15和Cortex -A7处理器为基础的设计,并提升效能及功耗的表现。该解决方案亦搭配针对ARM big.LITTLE处理的新思科技Virtualizer Design Kit (VDK)以及针对AMBA 4 ACE规格的Discovery 验证IP及通讯协定分析器(Protocol Analyzer)。

除了结合新思科技的Galaxy工具与优化AR??M处理器方法论,设计人员也可利用新思科技的Lynx Design System透过经投片验证的SoC 层级实作流程,执行额外的生产力及可预测性测试。新思科技也提供最佳处理器实作训练和设计支援,协助客户在所选择的半导体制程技术中达成效能及功耗目标。新思科技也将为ARM IP达成Discovery验证平台的最佳化。Discovery VIP及通讯协定分析器整合额外的测试、系统监测检查及其他功能,以加速AMBA 4 ACE互联设计的验证。

  1. EETOP 官方微信

  2. 创芯大讲堂 在线教育

  3. 创芯老字号 半导体快讯

相关文章

全部评论

@2003-2024 EETOP