首页
论坛
博客
大讲堂
人才网
直播
资讯
技术文章
频道
登录
注册
x
应用Cadence Protium S1,晶晨半导体大幅缩短多媒体SoC软硬件集成时间
2017-04-27 22:15:26
未知
点击关注->
创芯网公众号
,后台告知EETOP论坛用户名,奖励200信元
快速原型设计初启及与Palladium Z1企业级硬件加速器的一致性,帮助用户提前启动软件开发
楷登电子(美国 Cadence 公司,NASDAQ: CDNS)今日宣布,凭借Cadence
®
ProtiumÔ S1
FPGA
原型验证平台,晶晨
半导体
(Amlogic)成功缩短其多媒体系统级
芯片
(SoC)设计的上市时间。基于Protium S1平台,晶晨加速实现了软/硬件(HW/SW)集成流程,上市时间较传统软硬件集成工艺缩短 2 个月。如需了解Protium S1
FPGA
原型设计平台的详细内容,请访问
www.cadence.com/go/protium-s1
。
晶晨是Protium S1平台
测试
的早期参与者之一,期间受益于平台独有的设计实现和原型验证加速能力,可以比以往更早启动SoC设计的软件开发。同时,平台助设计师加快Linux和安卓操作系统的启动速度,并在一天内完成安兔兔评测(AnTuTu benchmark)。
“使用Protium S1平台,我们可以同时执行多个设计实例,提高生产力”,晶晨
半导体
软件工程总监Jerry Cao表示。“此外,该平台与Cadence Palladium
®
Z1企业级硬件仿真加速器共享同一个通用编译流程,我们可以充分利用现有Cadence验证环境,保持平台间的功能一致性,进一步提高效率。”
Protium S1
FPGA
原型验证平台是助用户实现早期软件开发的下一代平台,初始启动(bring-up)时间较传统
FPGA
原型设计平均缩短80%。Protium S1平台是Cadence验证套件的全新产品,全面符合Cadence的“系统设计实现”创新战略。该战略旨在协助系统和
半导体
企业以更高的效率打造具有竞争力的终端产品。
关键词:
EETOP 官方微信
创芯大讲堂 在线教育
半导体创芯网 快讯
相关文章
上一篇:
研华认证首个ARM-Based Design Part
下一篇:
忆芯科技运用Synopsys Security and
全部评论
最新资讯
英飞凌推出业界领先的高精度无芯磁电流传感
UC伯克利华裔博士被逮捕!
高通重磅收购!
Qorvo荣获荣耀“质量管理金牌奖”
Spacechips 推动创新型 AI 赋能卫星应用发展
FRDM i.MX 9平台选型指南:FRDM i.MX 9
Jim Keller AI芯片公司大裁员
英特尔:将重铸荣光!
泰克与CN Rood:支持未来工程师,助力未来
GPU定位实锤!英伟达:这不是后门!
最热资讯
微软否认搬离中国
华邦电子推出先进 16nm 制程 8Gb DDR
e络盟专访:一家技术型分销商 | 树莓派等
AI应用的“安全锁”:安全闪存技术在满足行
浪潮信息G7服务器全面支持第五代英特尔®至
开箱首发!瑞芯微旗舰芯RK3588开发板重磅发
IAR全面支持芯科集成CX3288系列车规MCU
大联大友尚集团推出基于ST产品的30kW Vien
瑞萨电子推出面向单电机应用优化的卓越MCU
瑞萨电子推出面向下一代智能家电和表计类产