硬件工程师面试试题 模拟电路 1、基尔霍夫定理的内容是什么?(仕兰微电子) 2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰 ...
u 驱动 / 负载检查 1 .要对金属线、 via , contact 的电流负载能力进行检查; 2 .检查输出管脚的驱动能力是否足够。可在仿真时在输出端追加 5p 电容为负载(作为 PAD 的等效电容),观察驱动能力是否足够; 3 .信号线接到数字 PAD 之前 ...
译文: 一种新的能够准确跟踪漏电流的技术正在成型 自从 1985 年开始, IC 行业就开始使用传输线脉冲测试来测试芯片上保护结构的静电放电( ESD , electrostatic discharge )的特性。这种 TLP ESD 测试技术是由 Maloney 和 Khurana 提出的,作为一种新的电气分 ...
最初写作本文的目的是希望提供一份中文版的Hspice手册从而方便初学者的使用,本文的缘起是几位曾经一起工作过的同事分别进入不同的新公司,而公司主要是使用Hspice,对于已经熟悉了Cadence的GUI界面的使用者转而面对Hspice的文本格式,其难度是不言而喻的,而Hspice冗长的manual(长达2000页以上)更让人在短时间内理不出头 ...
DAC 和 ADC 芯片必须满足一些特定的静态和动态参数规格,下一面一一介绍这些规格。 ■ DAC 静态参数规格 ◇最小刻度( Resolution )是指 DAC 输出端所能变化的最小值。 ◇满幅范围( FSR ),是指 DAC 输出信号幅度的最大范围,不同的 DAC 有不同的 FSR 。该范围可以是正或负的 ...
(1) http://www-inst.eecs.berkeley.edu/ 伯克利大学 , 里面的资料非常丰富 . 几乎是所有的讲义都有 . 还有视频的教程 . (2) http://www.national.com/AU/ 模拟大学 , 人性化的界面 . 模拟 IC 设计不错的站点 . (3) http://www.c ...
转载 http://bb2hh.blogbus.com/logs/20818986.html dc 在综合高扇出的网络的时候,约束优先级是: 1. 功能正确 2.DRC ( max_transition ,max_fanout ,max_capacitance ) 3.Setup time ( max_delay) 4.Hold time (min_delay) 5. Other... 为了符合 drc 要求, dc 通常花费很多 ...
前的准备: 1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025. 2 Cell名称不能以数字开头.否则无法做DRACULA检查. 3 布局前考虑好出PIN的方向和位置 4 布局前分析电路,完成同一功能的MOS管画在一起 5 对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。 半导体,芯片,集成电路, 设 ...
天气 : 晴朗 心情 : 高兴 【高速设计经典教材系列】SI 与EMC系列丛书 1 .《 High-Speed Digital Design: A H and book of Black Magic》 by Howard W.Johnson and Martin Graham 出版社 : 电子工业出版社 原出版社:Pearson Education 系列名 :国外电子与通信教材系列 作者 : (美)Howar ...
hebut_wolf
seawang
teresa_xie
zhouxuan2016
1064170361
jijiic
xxxqqq
running13
杭州加速科技
hirain123
kakaiki
ElectroRent
twoyyf
wl1314
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-5-15 11:20 , Processed in 0.046926 second(s), 4 queries , Gzip On, Redis On.