(1) http://www-inst.eecs.berkeley.edu/ 伯克利大学 , 里面的资料非常丰富 . 几乎是所有的讲义都有 . 还有视频的教程 . (2) http://www.national.com/AU/ 模拟大学 , 人性化的界面 . 模拟 IC 设计不错的站点 . (3) http://www.c ...
转载 http://bb2hh.blogbus.com/logs/20818986.html dc 在综合高扇出的网络的时候,约束优先级是: 1. 功能正确 2.DRC ( max_transition ,max_fanout ,max_capacitance ) 3.Setup time ( max_delay) 4.Hold time (min_delay) 5. Other... 为了符合 drc 要求, dc 通常花费很多 ...
前的准备: 1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025. 2 Cell名称不能以数字开头.否则无法做DRACULA检查. 3 布局前考虑好出PIN的方向和位置 4 布局前分析电路,完成同一功能的MOS管画在一起 5 对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。 半导体,芯片,集成电路, 设 ...
天气 : 晴朗 心情 : 高兴 【高速设计经典教材系列】SI 与EMC系列丛书 1 .《 High-Speed Digital Design: A H and book of Black Magic》 by Howard W.Johnson and Martin Graham 出版社 : 电子工业出版社 原出版社:Pearson Education 系列名 :国外电子与通信教材系列 作者 : (美)Howar ...
天气 : 晴朗 心情 : 高兴 1) 小功率的RF的PCB设计中,主要使用标准的FR4材料(绝缘特性好、材质均匀、介电常数ε=4,10%)。主要使用4层~6层板,在成本非常敏感的情况下可以使用厚度在1mm以下的双面板,要保证反面是一个完整的地层,同时由于双面板的厚度在1mm以上,使得地层和信号层之间的FR4介质较厚,为了 ...
天气 : 晴朗 心情 : 高兴 101 LATCH UP 栓锁效应 当VLSI线路密度增加,Latch-Up之故障模式于MOS VLSI中将愈来愈严重,且仅发生于 CMOS电路,所有COMS电路西寄生晶体管所引起的LATCH-UP问题称之为SCR (SILICON-CONYROLLED RECTIFIER)LATCH-UP,在S1基体内CMOS中形成两个双截子晶体管P-N-P-N形式的路径,有如一个垂直的 ...
天气 : 晴朗 心情 : 高兴 先转贴一些词汇表,免得到时候冒些个专有名词大家不好理解: 1 Active Area 主动区(工作区) 主动晶体管(ACTIVE TRANSISTOR)被制造的区域即所谓的主动区(ACTIVE AREA)。在标准之MOS制造过程中ACTIVE AREA是由一层氮化硅光罩即等接氮化硅蚀刻之后的局部场区氧化所形成的,而由于 ...
天气 : 晴朗 心情 : 高兴 做一个关于low power ILFD的project。看了几篇文。后来就“注入锁定”(injection-lock)再次搜索。有了新的发现。下午提到的 Behzad Razavi的原文, 本身就很牛。这篇写得也很不错。 以下为引用: 振荡电路中的注入锁定(Injection Lock) 最近连续几次被人问起关于 ...
天气 : 晴朗 心情 : 高兴 最近毕业生招聘的专场,开始在全国“铺开”。 我很少直接去毕业生专场招人。今天广东的一个综合场,是我第一次参加的毕业生现场招聘会。 今天我是以多重身份,参与这个招聘会的:作为公司的人力资源总监,我希望为公司招到一批合适的储备人才;作为一个职业规划研究者,我要深入一线接 ...
hebut_wolf
大智慧lcy
teresa_xie
ElectroRent
zhouxuan2016
杭州加速科技
running13
xxxqqq
jijiic
1064170361
PinkBear
wl1314
seawang
mjd888
jwenag
edadoc2013
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-5-11 16:12 , Processed in 0.057987 second(s), 2 queries , Gzip On, Redis On.