http://blog.ednchina.com/tom2007/261621/message.aspx 在设计模拟电路的时候,我们经常要计算信噪改善比,晒一晒我计算信噪改善比的小例子
http://blog.51xuewen.com/blog/B_Ashow.aspx?blog=xinxiid=36429 http://blog.51xuewen.com/xinxi/article_36430.htm 微弱信号检测
http://www.edablog.info/?p=564 最近视频教程更新有点慢,主要是6月4日去参加了mentor graphics的一个pcb days的研讨会,之前和之后我都想了很多,花了很多时间总结,以及规划接下来很长一段时间要学习的一些主要内容!在后续我也会专门写一篇博客来分享此次pcb days的主要内容以及我的一些想法! ...
http://www.edablog.info/?p=109 PCB布线无疑是整个PCB设计中耗时最长的,但是除了布线之外的其他工作也相当重要,因为这些看似简单 ...
http://www.edablog.info/?p=377 最近陆续有本博客的忠实读者发邮件或者致电本人,问为什么很久博客都没有更新了,最近主要是个人遇到点事情,一方面在解决问题,一方面也在思考 ...
1. 通频带 通频带用于衡量放大电路对不同频率信号的放大能力。由于放大电路中电容、电感及半导体器件结电容等电抗元件的存在,在输入信号频率较低或较高时,放大倍数的数值会下降并产生相移。通常情况下,放大电路只适用于放大某一个特定频率范围内的信号。 如图所示为某放大电路的幅频特性曲线。 ...
本文摘自 http://www.eetop.cn/blog/html/09/678609-21054.html 最近做了个比较 基础 的模拟PLL电路,目的就是为了用6M的始终产生48M的时钟,当时看了CMOS模拟电路书以及 锁相环 的 设计 应用 与 仿真 ,掌握了些基本结构。然后电路主要参考了附件中的一篇学位论文。其实关于模 ...
1、输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离;两相邻层的布线要互相垂直,平行容易产生寄生耦合。 2、地线>电源线>信号线,通常信号线宽为:8mil~12mil;电源线为50mil~100mil。对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个 ...
1.简介 FPGA核心板是为大学生电子设计竞赛度身定制的低成本入门级套件。通过配合扩展板不但可以完成基本的逻辑门电路试验,还可以实现Altera公司的32位Nios2处理器IP软核。 本项目来源于原信息产业部某研究所内部前期验证FPGA外围接口电路,以及部分图象处理算法而设计。后来受到东南大学部分学 ...
在SOC设计中,利用EDA 工具设计芯片实现系统功能已经成为支撑电子设计的通用平台.并逐步向支持系统级的设计方向发展。而且,在设计过程中,越来越强调模块化设计。 SPI总线是Motorola公司提出的一个同步串行外设接口,具有接口线少、通讯效率高等特点。本文给出的是利用Verilog HDL实现的SPI总线模块,该模 ...
Riching
京存高性能存储
hirain123
limubai
zhaowell
teresa_xie
ElectroRent
toradex
metotj
18222691126
mjd888
jason.aliang
模拟后端的小白
Iamliutt
xiaozhuo
edadoc2013
l030121
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-4-27 14:19 , Processed in 0.022174 second(s), 3 queries , Gzip On, Redis On.