系统时序基础理论 对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号 ...
1.信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。 2.传输线(Transmission Line):由两个具有一定长度的导体组成回路的连接线,我们称之为传输线,有时也被称为延迟线。 3.集总电路(Lumped circuit):在一般的电路分 ...
来源: http://www.kanking.com/download/knowledge/ID007.htm 不管你是一名逻辑设计师、硬件工程师或系统工程师,甚或拥有所有这些头衔,只要你在任何一种高速和多协议的复杂系统中使用了FPGA,你就很可能需要努力解决好器件配置、电源管理、IP集成、 信号完整性 和其他的一些关键设计问题。不过,你不必独自面对这些 ...
时间: 2009-04-17 21:12 来源: 未知 作者: 于博士 用户: yiffer 个人分类: 数字/模拟电路设计 时间:2010-7-6 21:47 评论:1 阅读:1270 分享
时间: 2009-03-15 11:25 来源: www.sig007.com 作者: 于博士 点击:
时间: 2010-04-20 12:36:23 来源:电子技术应用 作者:崔 苗 尹俊勋 杨于村 黄世友 正交频分复用OFDM(Orthogonal Frequency Division Multiplexing)技术具有传输效率高和有效对抗多径衰落的特点,不但在数字音视频领域得到了广泛的应用,而且已经成为 无线局域网 标准的一部分。OFDM技术在军事无线移动通信 ...
8B/10B,也叫做8字节/10字节或8B10B。8B/10B方式最初由IBM公司于1983年发明并应用于ESCON(200M互连系统),由Al Widmer和Peter Franaszek在IBM的刊物“研究与开发”上描述。 8b/10b编码的特性之一是保证DC 平衡,采用8b/10b编码方式,可使得发送的“0”、“1”数量保持基本一致,连续的“1”或“0”不超过5位,即每 ...
延迟锁相环(DLL) 延迟锁相环(Delay-locked loop,DLL)的结构与普通锁相环(Phase-locked loop,PLL)相似,它只是用电压控制延迟线(VCDL,Voltage Control Delay Line)代替了压控振荡器。其结构框图如图2所示,一个普通的DLL包括4个主要模块:鉴相器、电荷泵电路、环路滤波器及VCDL。其中压控延迟线是由一系 ...
1 .锁相环的基本组成 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。 锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。 因锁相环可以实现输出信号频率对输入 ...
3.3V和5.0V电平信号的转换 在混合电压系统中,不同电源电压的逻辑器件互相接口时存在以下几个问题: 第一,加到输入和输出引脚上允许的最大电压限制问题。器件对加到输入或者输出脚上的电压通常是有限制的。这些引脚有二极管或者分离元件接到Vcc。如果接入的电压过高,则电流将会通过二极管或者分离元件流 ...
Riching
京存高性能存储
jason.aliang
cj_181888888
zhaowell
teresa_xie
ElectroRent
toradex
metotj
hirain123
18222691126
mjd888
模拟后端的小白
Iamliutt
xiaozhuo
edadoc2013
l030121
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-4-27 17:34 , Processed in 0.015945 second(s), 3 queries , Gzip On, Redis On.