http://www.cnblogs.com/xiaoyangshanren/p/5443405.html
2017年3月28日 项目要求: 基于FPGA实现视频叠加系统。 接收来自摄像头A和B的输入,叠加后通过HDMI输出到显示器上。以A输入为底图,B输入缩小后叠加在A上,实现画中画的效果。B可在A的任意位置叠加。 输出要求:帧率60,分辨率大于1024*768。 & ...
cj_181888888
limubai
Riching
杭州加速科技
jason.aliang
hirain123
模拟后端的小白
zhaowell
teresa_xie
ElectroRent
toradex
metotj
18222691126
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-5-2 07:02 , Processed in 0.014682 second(s), 3 queries , Gzip On, Redis On.