业界首款USB4 IP发布!5nm工艺

2020-06-16 12:45:39 来源:EETOP
-成功流片的5nm DesignWare USB4 PHY测试芯片可以降低支持40Gbps USB规格的SOC开发风险,加快芯片上市时间。

重点:

  • 由控制器、路由器、PHY和验证IP组成的DesignWare USB4 IP解决方案支持USB4规范中的所有功能

  • 通过C型USB连接器和数据线,支持USB4、具有HDCP 2.3安全协议的DisplayPort、PCI Express和Thunderbolt 3连接协议

  • 新的USB4路由器IP可传输USB、PCIe和DisplayPort协议数据,同时优化了带宽

  • 高达20或40 Gbps的吞吐量为高性能边缘AI、存储、PC和平板电脑芯片设计提供了所需的带宽

新思科技今天宣布推出业界首款完整的DesignWare® USB4™ IP 解决方案,该解决方案由控制器、路由器、PHY和验证IP组成。DesignWare USB4 IP的最高传输速度为40 Gbps,是USB3.2的最高数据传输率的两倍,并可向下兼容USB 3.x和USB2.0系统。DesignWare USB4 IP支持多个高速接口协议,包括USB4、DisplayPort 1.4a TX、PCI Express和Thunderbolt 3,通过一根USB Type-C®数据线即可实现高效的数据传输、高清视频传输,还可以提供电源

新思科技已在先进的5nm FinFET工艺中成功实现了其USB4 IP的测试芯片流片,证明了该IP在不同范围工艺、电压和温度下的稳定性。新的DesignWare USB4 IP旨在满足各种存储、PC和平板电脑芯片设计的功能、电源、性能和尺寸要求,并可在边缘设备上实现人工智能(AI)应用的软件开发调试和轻松部署。近20年来,新思科技一直是领先的USB IP供应商,通过采用新思科技的解决方案,设计人员能够更加轻松地将USB4功能集成到芯片中,同时降低相关风险。

DesignWare USB4路由器IP构建了所有支持协议之间的有效连接,并与USB4控制器IP一起进行了数百万个CPU模拟小时仿真的预先验证,确保长期运行下的性能和互操作性。DesignWare USB4 PHY IP支持所有所需协议,芯片占用面积约为独立协议PHY的三分之一,并提供高效的电源配置文件。新思科技的USB4验证IP解决方案包括内置覆盖率、协议检验器、用于主机和设备路由器拓扑的Verdi®协议感知调试技术,以及用于USB、PCI Express和DisplayPort隧道协议验证的复杂源代码测试套件,加快完成验证收敛。

USB-IF总裁兼首席运营官Jeff Ravencraft表示:“20多年来,新思科技一直是USB开发者论坛(USB-IF)的活跃成员,帮助推进USB规格,并开发采用最新USB技术,且可以简化集成的IP产品。首批USB4产品预计将在2020年底推出,可集成的USB4 IP的早期可用版本对帮助设计者将USB4接口合并到他们的soc中至关重要新思科技继续为业界提供支持,帮助设计师确保与全球数十亿usb设备的互操作性和连接性”

新思科技IP营销与战略高级副总裁John Koeter称:“新思科技在每一代广泛使用的标准接口,例如USB上,一直处于提供高质量、完整IP解决方案的前沿。基于数十亿颗带有新思科技USB IP的SoC的量产记录以及我们长期跟踪记录的技术专长,通过提供一个完整的USB4 IP解决方案,公司使设计者能够加速集成高性能USB4功能到他们的SoCs,显著降低风险。”
 


免责声明:本文由作者原创。文章内容系作者个人观点,转载目的在于传递更多信息,并不代表EETOP赞同其观点和对其真实性负责。如涉及作品内容、版权和其它问题,请及时联系我们,我们将在第一时间删除!

  1. EETOP 官方微信

  2. 创芯大讲堂 在线教育

  3. 创芯老字号 半导体快讯

相关文章

全部评论

  • 最新资讯
  • 最热资讯
@2003-2024 EETOP
×