单核大涨50%!采用Armv9架构?? Arm发布新一代服务器处理器

2020-09-23 12:39:20 来源:EETOP

2020年9月23日— Neoverse解决方案的推出是Arm跨向基础设施的第一步,该解决方案正驱动着各个领域的创新,从超级计算机,到持续部署的全球最大型的数据中心,一路延展到边缘计算。 为了进一步加速基础设施转型,并打造创新新高度,Arm宣布Neoverse再度进阶,新增两个全新的平台—Arm Neoverse V1平台以及第二代的N系列平台Neoverse N2。

Arm基础设施事业部高级副总裁兼总经理Chris Bergey表示:“在基础设施领域,Neoverse技术已在新的服务器与系统级芯片设计中崭露头角,其中软件与工具的支持也相当丰富且完整。开发者不仅能看到Neoverse带来性能与效率的大幅提升,也能在基础设施部署体验上享受到更多的设计自由度与灵活性。“

终极性能:Neoverse V1平台支持可伸缩矢量扩展

Neoverse V1作为V系列的第一个平台,与N1相比,其单线程性能可提升超过50%,对于CPU性能与带宽更高要求的应用来说,是性能表现最佳的平台。重要的是,Neoverse V1支持可伸缩矢量扩展(Scalable Vector Extensions, SVE),为高性能云、高性能计算与机器学习等市场带来庞大的应用潜力。

SVE可基于未知宽度向量单元的软件编程模型,执行单指令流多数据流(SIMD)整数、bfloat16、浮点指令。SVE可确保软件编码的可移植性与使用寿命,同时兼顾高效的执行。

性能翻倍:Neoverse N2平台提供可扩展的性能表现

扩展性是Arm合作伙伴在不断发展的市场上制胜的关键。为了满足市场的需求,Neoverse N2被定位为可提供更高性能计算的解决方案,用来满足横向扩展的性能需求,其用例可横跨云、智能网卡(SmartNICs)、企业网络到功耗受限的边缘设备。

此外,相比于Neoverse N1,Neoverse N2在保持相同水平的功率和面积效率之余,单线程性能提升了40%。

“装机即用“的软件与创新的组件

Arm最重大的目标之一就是为合作伙伴的持续创新与设计灵活性提供必要的组件。其中的关键任务在于Arm的芯片级接口,这提供了设计系统层级解决方案的机会。Arm在CCIX与CXL的投资可以确保其生态系统得以快速且高效地推出相关的技术。Arm现在不但提供领先的处理器核,还为合作伙伴提供可扩展性的交换网,用以支持大量的处理器核。

除了Arm的互连技术,Neoverse与其软件生态系统也已展现出庞大的机遇。这点还需要业界标准助力,而Project Cassini的目的就在于为软件开发者提供流畅的体验。通过标准、平台安全性与参考实施,Project Cassini让行业伙伴在基于Arm平台上部署“装机即用“的软件充满信心。

同时,Arm也持续推动基础设施的基础软件支持。操作系统、虚拟机管理程序,例如Xen、KVM、Docker容器以及越来越多的Kubernetes,都已经陆续宣布支持Arm架构。许多初期由Arm推动的开源项目正在变得自主运转,同时,商用ISV应用程序也齐步演进。

Arm自十年前就开始部署数据中心领域的高效计算技术,并希望在不断变化的环境中,持续提供创新的基础设施计算解决方案。

Arm Neoverse的推出标志着Arm过去十年不断积淀、打造一个更高效的基础设施平台的目标得以实现。Arm Neoverse全新计算平台预计以每年增长30%的平台性能为指标,持续优化到2021年。

现在,Arm更加聚焦生态系统协作,旨在了解合作伙伴需要解决的问题,提供未来基础设施应用所需的高性能与安全平台。

Arm微体系架构图解

当我们谈到这里涉及的微体系架构时,可能会有些混乱,因此我制作了一个图表来说明我们可以称呼Arm的移动设备和服务器CPU IP之间的世代同级产品:

尽管这只是Arm产品的总体概况,但需要注意的是,在设计期间的同一时间串联开发的Cortex和Neoverse产品之间存在相似之处。Neoverse N1是与Cortex-A76一起开发的,因此这两个微体系结构可以看作是兄弟设计,因为它们具有很多相似之处。

Neoverse V1可以看作是Cortex-X1的同级设计,可能共享许多为这两个旗舰CPU开发的超大型内核结构。

Neoverse N2有点特别,因为它代表了下一代Cortex-A内核的兄弟设计,这是A78的后续产品。Arm表示,他们将在今年年底前获得该“ Perseus”设计的许可,而且客户已经在使用beta RTL –我们很可能在明年的TechDay活动中听到更多有关这一代产品的信息。N2将比V1落后一年,随后将需要更多时间才能在产品中看到这一点。

SVE的未公开架构:Armv9?

Neoverse V1和N2的一个非常显着的特征是它们现在支持SVE(可伸缩矢量扩展),其中V1具有两个本机256位流水线,而N2是2x128位设计。SVE与其他SIMD ISA相比的优势在于,其中写入的代码可以随着微体系结构执行宽度的变化而扩展,而这对于当今的Neon或AVX SIMD指令而言是不可能的。

迄今为止,富士通的A64FX芯片和定制核心微体系结构是唯一宣布并可与SVE一起使用的CPU,这意味着V1和N2将是Arm实际实施SVE的第一个自己的设计。

国外的科技媒体Anandtech猜测V1和N2或许都采用了未公开的Armv9设计。

  1. EETOP 官方微信

  2. 创芯大讲堂 在线教育

  3. 创芯老字号 半导体快讯

相关文章

全部评论

  • 最新资讯
  • 最热资讯
X