lucien_1986的个人空间 https://blog.eetop.cn/lucien [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

提高时序和FPGA资源利用率的小技巧

已有 2084 次阅读| 2012-3-8 00:42 |个人分类:编码技巧

 1.如果一个信号是由多个信号经过复杂的组合逻辑和时序逻辑产生的,那么应该将组合逻辑比较均匀的分布在各个reg变量前。不应当造成某些reg前面LUT里面没有组合逻辑,而另外一些reg前面的LUT里面组合逻辑过于复杂的情形。均匀分布不仅有利于时序,也能提高SLICE的资源利用率。例如:

第一种:原始编码

always @(posedge Clk or posedge Reset)
begin
    if (Reset == 1'b1)
        X <= 1'b0;
    else
        X<=  (A & B & C & D & E & F & H & I);
end

always @(posedge Clk or posedge Reset)
begin
    if (Reset == 1'b1)
        Y <= 1'b0;
    else
        Y<=  (J & K  );
end

always @(posedge Clk or posedge Reset)
begin
    if (Reset == 1'b1)
        Z<= 1'b0;
    else
        Z<=  (X & Y );
end

可优化为

第二种:优化后编码

always @(posedge Clk or posedge Reset)
begin
    if (Reset == 1'b1)
        X <= 1'b0;
    else
        X<=  (A & B & C & D & E );
end

always @(posedge Clk or posedge Reset)
begin
    if (Reset == 1'b1)
        Y <= 1'b0;
    else
        Y<=  (J & K & F & H & I );
end

always @(posedge Clk or posedge Reset)
begin
    if (Reset == 1'b1)
        Z<= 1'b0;
    else
        Z<=  (X & Y );
end

原始编码出现的原因是A、 B、 C、 D、 E、 F、 H、 I存在着某种联系,放在一起与有利于理解和阅读,但是不利于最终在FPGA里面实现。因此,出现时序问题时,就应该优化成第二种编码编码方式。当然,以上只是举一个简单的例子,复杂的组合逻辑肯定不会仅仅是若干个与运算。

 

-------------------------------------------------------------------------------------------------------------

更多精彩内容,请登录博客:

http://blog.163.com/fpga_ip/


点赞

发表评论 评论 (1 个评论)

回复 Djerly 2014-9-27 21:47
这个变量的输入个数,应该要和器件的LUT的输入数量结合起来应该会比较好吧

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 3

    粉丝
  • 0

    好友
  • 0

    获赞
  • 32

    评论
  • 927

    访问数
关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 21:17 , Processed in 0.013526 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部