shiyinjita的个人空间 https://blog.eetop.cn/239461 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

关于TH,tsu

已有 1617 次阅读| 2011-11-29 07:59 |个人分类:verilog/vhdl

在classic中设置TH,TSU, TCO,TPD等信息,以前一直以为设置TH,TSU就是设置程序的所有TH,TSU,前一段时间和altera聊起来,才发现我错了,设置的TH,TSU实际上是设置IO的TH,tsu.而程序本身的TH,TSU实际上是与DFF相关的,查看数字电路,发现TSU > 2Tpd ,th > Tpd,传输延迟Tphl = 2tpd  Tphh =3tpd,fc = 1 /6tpd 。tpd为DFF固定的数值 。

 /////////回复1
tsu,th,tco  是针对IO的,因为Quartus II是不知道你的IO的tsu,th,还有tco的需求。因此你必须要告诉他,根据外围对接芯片的时序以及你PCB布板的延迟时间来决定这些 值,tsu,th是针对输入IO的,tco和tco min是针对输出IO的。

芯片内部的tsu, th,tco要求,因为你约束了时钟,所以Quartus II根据芯片寄存器以及布线延迟等参数算出这些值。不用你约束的

////////////回复2
你要输出时钟和数据,那么你必须把外围芯片的IO所需要的Tsu和Th查出来。如果时序分析工具用的是Classic,那么就约束tco和tco min这两个值,让数据在延迟最大的时候和延迟最小的时候都能满足对端芯片的要求。如果用的是TimeQuest,那么就约束 output delay max, output delay min。建议用TimeQuest,因为T在约束的时候,可以选择基于哪个时钟做delay,而Classic只能默认的是最后一级打数据到IO上的那个 时钟


点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 1

    粉丝
  • 2

    好友
  • 1

    获赞
  • 29

    评论
  • 2809

    访问数
关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-24 21:19 , Processed in 0.034998 second(s), 14 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部