在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子

tag 标签: layout

相关帖子

版块 作者 回复/查看 最后发表
Layout Editor教程 (cadence) attachment Analog/RF IC 资料共享 xuemingyang 2007-12-26 128 23503 dengbiao 2019-6-20 15:15
新人请各位大侠看看小弟的layout有没有问题,万分感谢 attachment Analog/RF IC 设计讨论 sijutann 2007-12-27 29 8795 st_james 2009-6-3 16:51
PCB Layout 精华 attachment Analog/RF IC 资料共享 zqhardwork 2008-2-12 215 34296 xubne 2020-10-9 17:08
ansoft designer and virtuoso Analog/RF IC 资料共享 mabas.masood 2013-4-30 4 2059 fengsui 2013-6-13 06:32
layout讲演稿 attachment 后端资料区 elliot_gao 2011-3-9 30 7661 only123456 2020-11-11 11:34
IC Technology & Layout 資料分享 attachment IC验证资料 nebula0911 2008-7-8 129 18794 pizza 2010-7-1 17:11
layout attachment Analog/RF IC 资料共享 liqiang267 2008-10-21 6 2992 martian618 2020-9-25 18:57
未来Layout的发展之路--2008 EDA Development Forum attachment 后端资料区 semico_ljj 2008-11-4 31 8170 xiaotanglang 2011-6-15 14:59
Layout and Mismatch and Mismatch Model attachment 电路设计资料 raingosi 2008-12-3 59 12547 hastar 2020-10-30 19:14
ADS Schematic Capture and Layout attachment 数字IC设计资料(IC前端|FPGA|ASIC) downloadrob 2008-12-16 26 7595 hypear 2018-6-13 21:39
PCB LAYOUT GUIDE attachment 电路设计资料 kinglrf 2009-1-24 16 3192 qqquser 2010-6-22 19:21
版图经验总结 attachment 射频微波资料 wangdan88li 2009-3-12 65 14442 pennyxm 2022-11-8 11:25
CIC版图设计教程(全) attachment 电路设计资料 吸血鬼 2009-5-2 51 11311 johs01 2023-7-28 11:43
cadence版图教程专栏 attachment EDA资源使用讨论 edwardzj 2009-6-29 146 16034 yuxiaojian01 2010-11-22 14:51
cadence讲义(清华微电子所) attachment EDA资源使用讨论 edwardzj 2009-6-29 253 22505 99liwei 2011-7-6 21:09
Analog Layout Slides attachment Analog/RF IC 资料共享 violetfl 2009-7-19 25 5729 Candydarte 2023-3-26 00:20
发个Layout入门 attachment Analog/RF IC 资料共享 yjsun 2009-9-24 20 4700 Billmtk 2023-1-9 13:59
常用元器件湿印 attachment schlib&pcblib buliaoqq 2007-12-19 8 5624 resound 2010-3-31 07:42
Layout considerations attachment Analog/RF IC 资料共享 violetfl 2009-7-18 9 2859 no4ing 2009-9-1 16:54
ic 反向5年 求职ic layout Analog/RF IC 资料共享 shixiong 2013-4-30 0 1724 shixiong 2013-4-30 17:27

相关日志

分享 沧海拾珠04
Visen_Chiang 2023-12-18 11:59
手动填充即使用相应的层次提前填充,通常是对称、可控制密度的填充。填充完后需要加dummy block,防止二次填充 ②填充对后仿的影响:非常关键的模块抽取前fix前道密度;关键走线选择性手动填 ...
个人分类: 笔记|23 次阅读|0 个评论
分享 沧海拾珠02
Visen_Chiang 2023-12-8 17:22
6.TV2 TV1的DRC问题 IC版本不同可能读techfile有bug 7.SUBD的画法推荐   ...
个人分类: 笔记|94 次阅读|0 个评论
分享 高速电路中mom电容是否要用m1-layout问题
热度 29 hebut_wolf 2023-6-7 17:31
First,由于m1对sub的寄生电容(square)比M1-M2间的寄生电容(square)还大,高速电路 避免使用M1层做mom 。特别是积分电容和采样电容。 但是,基于成本的考虑大面积的积分电容和采样电容还是会 用M1 ,此时有两个选择1: 加NT_N层 ,使得寄生电容和vss之间产生大电阻;2. 放 ...
个人分类: sdm-adc|2135 次阅读|11 个评论
分享 Calibre lpe 的option 设置小tip
ClarenceCN 2022-9-28 16:29
在设置 lpe 的 include 文件的时候,要使用绝对路径,不能用相对路径,否则会有 error 。即要用 include xxx/xxx/xxx/xxx/xxx/a ,不能使用 include ./a 。
596 次阅读|0 个评论
分享 layout lvs highlight 亮一下就不亮了
热度 3 ClarenceCN 2022-9-20 16:06
在做lvs debug的时候,有时候点亮lvs 报出来的error,layout 版图只是亮了一下,然后就不亮了,解决方法如图所示:
871 次阅读|0 个评论
分享 layout 中如何查找floating metal
热度 9 ClarenceCN 2022-6-22 11:23
在lvs command file里有这样的语句:ERC PATHCHK !LABELED NOFLOAT 我们把后面的NOFLOAT 改成 by layer 就可以查出来是否有floating metal 也就是 ERC PATHCHK !LABELED by layer。 ERC PATHCHK !LABELED NOFLOAT 对应的ERC 是 ERC PATHCHK !LABELED by layer 对应的ERC是 ...
个人分类: layout floating metal check|2577 次阅读|11 个评论
分享 记录自己写的 skill 脚本:鼠标滚轮快速切换via通孔类型
热度 2 Jen 2022-6-11 17:17
脚本功能:鼠标滚轮切换选中通孔类型,如:通孔 “M1_M2” 切换到通孔 “M2_M3” 文件名称:changeViaType.il 软件版本:IC617及以上版本(IC616未测试) 快 捷 键:Alt + 鼠标滚轮 使用方法: CIW窗口 load(XXX/ changeViaType .il )后,在 Layout 中鼠标选中需要更改的通孔(一次可选择多个), & ...
个人分类: Skill脚本|369 次阅读|0 个评论
分享 记录自己写的 skill 脚本:将layout转为layout_xform(适用于Layout中Logo的缩放等情 ...
Jen 2022-6-10 18:42
脚本功能:将layout转为layout_xform pcell,layout_xform 有缩放、更改角度的功能。 文件名称:createXformPCell.il 使用语言:skill 软件版本:IC617及以上版本 使用方法:CIW窗口 load(XXX/createXformPCell.il)后,再执行“createXformPCellForm”命令,弹出下图所示的窗口, &n ...
个人分类: Skill脚本|275 次阅读|0 个评论
分享 layout
Rowena_x 2021-11-23 17:29
数模混合版图中数字外围该打 substrate cont 吗? 常规做法应该是打上 substrate cont ,因为数字部分内部噪声最大,如果这些噪声泄露出来,会对模拟版图有比较大的负面影响。把电源地用 sub_cont 打开到阱和衬底上可以把噪声都包围在数字版图内部。但数字地和模拟地都打到了 sub_cont ,那么数字和模拟 ...
个人分类: layout|0 个评论
分享 Layout 总结
迷失的猫 2021-11-1 15:30
不同地用psub2分隔开,lvs可通过。 电源线尽量加宽或多层重叠。 pin的位置很重要,pin点即为电压的计算初始点。 模拟的端口名不用VDD VSS,留给数字用,模拟端口可以用VSS_**。 待更
1 次阅读|0 个评论
分享 模拟电路分类及各类型电路版图注意事项
301415926 2021-8-20 10:57
【抄来的笔记】模拟电路分类及各类型电路版图注意事项 1. 模拟集成电路的分类(按频率和功能)1.1. 按频率分类 按照被处理信号的频率来分类,有时虽然频率的位数只增加1位,但电路的设计方法与低频电路的设计方法完全不同。 低频模拟集成电路 高频模拟集成电路 射频模拟集成电路(RF:radio frequency) ...
个人分类: 模拟|0 个评论
分享 Group family
热度 1 jsding 2021-3-12 14:57
在 layout xl状态 下才能用到Group family,copy一个group,只改其中一个group,其他的会跟着改动,类似调用cell的功能。 connectivity-Update-Clone families 1.先将一个Group添加到family里 2.复制group,然后将其添加到family里,就实现group family功能 3.成功示意图 ...
846 次阅读|2 个评论
分享 IC layout工程师需要具备的素养
冰点火龙 2021-1-24 17:06
很多人眼中,IC layout工程师就是个画图工。不只旁观者这么认为,大部分layout工程师自己内心也这么认为。他们觉得,摆好器件,连完线,过了drc和lvs就ok了。 在我看来,IC layout工程师除了需要具备相关技术能力,更需具备以下几种能力。 所想即所见 所想即所见,把想法用画面形式呈现于脑 ...
1717 次阅读|0 个评论
分享 城市给予我IC layout的启示
冰点火龙 2021-1-20 12:34
城市给予我IC layout的启示 我们一提到芯片,第一印象是 高大上,很复杂的样子 。芯片设计、制造确实很难,不难,美国也制裁不了我们。但在我看来,一些基本理念与我们的文化 、 生活是有相通之处的。 比如,电路设计与 我们文化中的中庸之道 , 芯片版图 设计与我们的生活。把这些我们熟悉的事物和芯片结 ...
1513 次阅读|0 个评论
分享 电路两个管子连线相同怎么不自动合并成一个
jsding 2020-9-10 14:37
在lvs规则文件中搜索parallel lvs REDUCE PARALLEL MOS no:版图和电路必须完全保持一致,包括finger m连接关系相同,连接相同的管子不会合并成一个 YES L 0代表L相同,连线相同的管子就会合并在一起 ...
1095 次阅读|0 个评论
分享 digital layout design for ana-layout
吹泡泡的小鱼 2019-10-28 16:07
(1)定义pitch:用inter metal min width + min spacing 定义1pitch大小 例如:tsmc018bcd 1P6M inter metal : min width=0.28um,min spacing=0.28um,那么pitch=0.56um (2)数字库的height and width 必须是pitch的整数倍 例如:13pitch(13x0.56um),14pitch(14x0.56um) (3)上下两侧要求 contac ...
个人分类: Analayout|1249 次阅读|0 个评论
分享 cadence中layout常用设置及快捷键(不定期更新)
热度 44 吹泡泡的小鱼 2019-10-28 14:35
知其然,知其所以然: (一)Edit 编辑 1.排线打斜角 Edit -- Advanced -- Modify Corner 2.复制粘贴(和copy类似) Edit -- Basic -- Y ank(y/shitf y) 先选中器件,然后y拷贝版图,然后再shift+y粘贴版图 快捷键v:将两个器件attach/detach在一起 快捷键ctrl+shift+k:可以清除从顶层 ...
个人分类: Analayout|16606 次阅读|16 个评论
分享 layout,check,list
jiang_shuguo 2019-10-22 11:30
1.不同电位的NW间距: 版图上不同电位NW间距一般要大于工艺给的最小间距要求(特别是相邻两个NW一个接地的n-varactor,一个接电源,若间距近即使满足DRC,中间没有p+接地会有漏电流从接电源的NW上,该漏电流随vbat成指数关系)或者在两个NW中间加p+接地可以用最小间距。SMIC 0.18um 至少要1.8um间距,TSMC 40nm 至少要4um ...
个人分类: check list|6 次阅读|0 个评论
分享 Electrical Parameters for Resistance -continued
吹泡泡的小鱼 2019-10-22 10:41
关于金属方块阻值是很重要的,比如在走power线的时候,走的比较长,压降比较大,这时候就需要精确计算金属的方块阻值了,不同Foundry的不同工艺都略有差异,具体用哪个工艺可以具体看rule,不过作为layout design 心里应该有个大概的范围: MagnaChip 018 1P7M: Metal sheef Resistance: Parameter&nb ...
个人分类: Analayout|774 次阅读|0 个评论
分享 MEMS红外温度传感器应用之-原理图设计
Dorian.liu 2019-3-26 12:52
非接触温度测量应用参考电路原理图及 P CB Layout 注意事项 以下为电路原理图供用户在设计产品时参考。 需要注意的是, P CB 设计及 相关算法是每家红外测温枪厂家的核心技术;参考电路可以将热电堆传感器用起来,用户需要根据具体的应 ...
个人分类: MEMS 红外传感器|2088 次阅读|0 个评论

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 23:50 , Processed in 0.047105 second(s), 27 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部